JEDEC snižuje napětí pro DDR3 paměti
20.6.2008, Jan Vítek, aktualita

Organizace JEDEC, která se stará o standardy operačních pamětí, se díky pokrokům ve výrobě DDR3 pamětí rozhodla snížit jejich oficiální napětí. Čipy se budou označovat jako DDR3L (L pro Low Voltage) a využijí 1,35 V v porovnání s 1,5 V u...
Organizace JEDEC, která se stará o standardy operačních pamětí, se díky pokrokům ve výrobě DDR3 pamětí rozhodla snížit jejich oficiální napětí. Čipy se budou označovat jako DDR3L (L pro Low Voltage) a využijí 1,35 V v porovnání s 1,5 V u standardních DDR3. To má mít za následek ušetření asi 20 procent energie u běžných aplikací.

Nové paměti budou kompatibilní s existujícími systémy využívajícími 1,5V DDR3 a informace budou samozřejmě i zde zapsány v EEPROM paměti označované jako SPD (Serial Presence Detect). A stejně tak byla pro nové paměti upravena i označení - nově se zavádí PC3L pro PC moduly a EP3L pro ostatní zařízení. Zástupce z AMD se také vyjádřil v tom smyslu, že do budoucna nevylučuje další snížení napětí, nejspíše na 1,25 V, nebo ještě níže.
Zdroj: X-bit labs

Nové paměti budou kompatibilní s existujícími systémy využívajícími 1,5V DDR3 a informace budou samozřejmě i zde zapsány v EEPROM paměti označované jako SPD (Serial Presence Detect). A stejně tak byla pro nové paměti upravena i označení - nově se zavádí PC3L pro PC moduly a EP3L pro ostatní zařízení. Zástupce z AMD se také vyjádřil v tom smyslu, že do budoucna nevylučuje další snížení napětí, nejspíše na 1,25 V, nebo ještě níže.
Zdroj: X-bit labs