První oficiální informace o platformách pro Nehalem
25.7.2007, Pavel Boček, aktualita

Intel přinesl prvních několik málo informací o platformách pro architekturu Nehalem. Platformy budou nazvány Tylesburg, lišit se budou podle přípony: EP pro nejvýkonnější servery, EN pro nejslabší servery a WS pro pracovní stanice. Informací...
Intel přinesl prvních několik málo informací o platformách pro architekturu Nehalem. Platformy budou nazvány Tylesburg, lišit se budou podle přípony: EP pro nejvýkonnější servery, EN pro nejslabší servery a WS pro pracovní stanice. Informací je nemnoho, ale již se ví, že Intel chce pro každou platformu vyrábět extra čipovou sadu. Čipová sada Tylesburg-36D se dvěma sockety se uplatní v Tylesburgu EP a WS (u WS bude duální), čímž budou nahrazeny platformy Bensley a Stoakley. Tylesburg EN má používat sadu Tylersburg-24D a nahradí Bensley VS a Cranberry Lake. A konečně čipová sada Tylersburg-36S (Tylesburg WS) pak bude obsahovat pouze jeden socket a bude se vlastně jednat o přepracovanou verzi platformy Garlow WS (ta nyní obsahuje čipovou sadu X38).

Nehalem, stejně jako Penryn, bude vyráběn 45nm hi-K výrobním procesem. Architektura přinese SMT (Simultánní Multi-Threading, tedy vylepšenou obdobu starého Hyper-Threadingu z Pentií 4; Osm jader tak bude moci zpracovat až 16 vláken současně), CSI (Common System Interface, obdoba HyperTransportu) a sdílení cache pamětí všech úrovní všemi jádry v procesoru.
Zdroj: Dailytech

Nehalem, stejně jako Penryn, bude vyráběn 45nm hi-K výrobním procesem. Architektura přinese SMT (Simultánní Multi-Threading, tedy vylepšenou obdobu starého Hyper-Threadingu z Pentií 4; Osm jader tak bude moci zpracovat až 16 vláken současně), CSI (Common System Interface, obdoba HyperTransportu) a sdílení cache pamětí všech úrovní všemi jádry v procesoru.
Zdroj: Dailytech